Оцінка апаратних витрат на реалізацію багаторівневої комп’ютерної системи

2008;
: cc. 13 - 21
Authors: 

В. Глухов

Національний університет «Львівська політехніка», кафедра електронних обчислювальних машин

Сформульовано підхід до оцінювання апаратних витрат на реалізацію багаторівневої комп’ютерної системи.
In this article multilevel computer system сomplexity estimation is discussed.

  1. IEC 50(191): 1990 International Electrotechnical Vocabulary. Chapter 191: Dependability and quality of service. 135 p.
  2. IEC 60050-191-am2 (2002) Ed. 1.0 International Electrotechnical Vocabulary. Chapter 191: Dependability and quality of service.
  3. Глухов В., Заіченко Н., Оліярник Б. Шифропроцесор для бортових інформаційно-керуючих систем // Наукові нотатки: Міжвузівський збірник (за напрямком «Інженерна механіка»). — Вип. 19. — Луцький державний технічний університет. — Луцьк, 2007. — С. 33– 43.
  4. Глухов В.С., Євтушенко К.С., Заіченко Н.В., Оліярник Б. О. Криптографічні засоби спеціалізованої бортової ЕОМ для бронетехніки // Вісник Хмельницького національного університету, 2007. — № 2. — С. 29–33.
  5. ДСТУ 4145-2002. Інформаційні технології. Криптографічний захист інформації. Цифровий підпис, що ґрунтується на еліптичних кривих. Формування та перевіряння. — К.: Державний комітет України з питань технічного регулювання та споживчої політики, 2003.
  6. ГОСТ 28147-89. Системы обработки информации. Защита криптографическая. Алгоритм криптографического преобразования. Государственный комитет СССР по стандартам. — М., 1989.
  7. Межгосударственный стандарт ГОСТ 34.311-95. Информационная технология. Криптографическая защита информации. Функция хеширования. Межгосударственный совет по стандартизации, метрологии и сертификации. — Минск: Госстандарт Украины, с дополнениями, 1997.
  8. Межгосударственный стандарт ГОСТ 34.310-95. Информационная технология. Криптографическая защита информации. Процедуры выработки и проверки электронной цифровой подписи на базе асимметричного криптографического алгоритма. Межгосударственный совет по стандартизации, метрологии и сертификации. Минск. Госстандарт Украины, с дополнениями, 1997.
  9. Мельник А.О., Коркішко Т. А. Система підтримки виконання алгоритмів криптографічного захисту інформації на основі програмованого процесора та криптографічних акселераторів // Вісник Держ. ун-ту «Львівська політехніка». 2000. — № 385. — С. 77 — 80.
  10. Грушвицкий Р.И., Мураев А.Х., Угрюмов Е. П. Проектирование систем на микросхемах программируемой логики. — СПб.: БХВ-Петербург, 2002. — 608 с.: ил. 
  11. ДСТУ ISO/IEC 7498-1:2004. Інформаційні технології. Взаємозв’язок відкритих систем. Базова еталонна модель. Ч. 1. Базова модель (ISO/IEC 7498-1:1994, IDT).
  12. Черкаський М. В. Моделі неформальних алгоритмів // Вісник Нац. ун-ту «Львівська політехніка», 2000. — № 385. — С. 131 — 133.
  13. Черкаський М.В. SH-модель алгоритму // Вісник Нац. ун-ту «Львівська політехніка». 2001. — № 433. — С. 127 — 134.
  14. Мельник А. О. Черкаський М. В. Теорія алгоритмів і методи обчислень: новий курс // Вісник Нац. ун-ту «Львівська політехніка» 2001. — № 437. — С. 99 — 105.
  15. Черкаський М.В., Мітюков В.С. Історичний аспект складності алгоритму // Вісник Нац. ун-ту «Львівська політехніка» 2002. — № 463. — С. 111–118.
  16. Черкаський М. В. Еволюція тлумачення поняття «алгоритм» // Вісник Нац. ун-ту «Львівська політехніка» 2003. —№ 492. — С. 142 — 146.
  17. Черкаський М.В., Саїд Садек Абдалла. Псевдо SH-модель // Вісник Нац. ун-ту «Львівська політехніка» 2004. — № 523. — С. 145 — 150.
  18. Черкаський М.В., Хусейн Халід Мурад. Універсальна SH-модель // Вісник Нац. ун-ту «Львівська політехніка» 2004. — № 523. — С. 150 — 154.
  19. ГОСТ 28906-91 (ИСО 7498-84, ИСО 7498-84 Доп.1-84). Системы обработки информации. Взаимосвязь открытых систем. Базовая эталонная модель.
  20. Military handbook MIL-HDBK-338b. Electronic reliability design handbook. Department of defense of USA. 1 october 1998.
  21. Аронов В.Б., Глухов В.С., Деревенко Я.К., Заиченко Н.В., Федуняк С. Ф. Одноплатный арифметический процессор, подключаемый к магистрали ГОСТ 26765.51-86, и средства обеспечения его серийного производства // І Научно-техн. конф. НПО «Фазотрон»: Тезисы докладов. Москва, 19–21 сентября 1989 г.
  22. Глухов В.С., Заиченко Н. В. Арифметический спецвычислитель с кэш-памятью команд // «Тезисы докладов 29-й научно-техн.конф. НПО „Антей“. — М., 1990.
  23. IEEE Std 1363-2000 IEEE Standard Specifications for Public-Key Cryptography Sponsor Microprocessor and Microcomputer Standards Committee of the IEEE Computer Society. Approved 30 January 2000.
  24. Николайчук Я. Н. Низовые вычислительные сети: Учебн. пособие.— К.: УМК БО, 1990. — 55 с. 
  25. Николайчук Я.М., Круцкевич Н. Д. Перспективи використання зірково- магістральної архітектури з пам’яттю колективного доступу комп’ютерних мережах з глибоким розпаралелюванням // Вимірювальна та обчислювальна техніка в технологічних процесах: Збірник наукових праць — Хмельницький: ТУ/7 -2002. — № 9. — Т. 2. — С. 122–126.
  26. Березко Л.О., Троценко В. В. Мультипроцесор на ПЛІС // Вісник Нац. ун-ту „Львівська політехніка“ „Комп`ютерні системи та мережі“. № 573. Львів, 2006. С. 10-14.
  27. http://www.intel.com/pressroom/kits/quickreffam.htm#i486©Copyright Intel Corporation. All rights reserved. Intel Corporation, 2200 Mission College Blvd., Santa Clara, CA 95052-8119, USA. Intel.com Terms of Use version 01042008.
  28. http: // www. informit. com /articles/ article.aspx? p=130978&seqNum=20&rll=1 © 2008 Pearson Education, Informit. All rights reserved. 800 East 96th Street, Indianapolis, Indiana 46240.
  29. Головных А., Литвинов Е. Шаг в поднебесье // Chip (Украина). 2004. — № 4. — С. 36–37. 30. Взрывная волна 3D // Chip (Украина). 2004. — № 1. — С. 42–43.