Зроблено огляд особливостей побудови та оцінено технічні характеристики сучас- них суперкомп’ютерів, виділено проблемні питання та сформовано основні тенденції їх розвитку. Показано перспективність створення персональних суперкомп’ютерів, зокрема, побудованих на основі універсальних мікропроцесорів та реконфігуровних апаратних прискорювачів.
1. Gokhale M.B. and Graham P.S. Reconfigurable Computing: Accelerating Computation with Field-Programmable Gate Arrays, Springer, 2005. 2. Мельник А. О., Хабабсах Мохаммад Аль. Програмні спеціалізовані процесори для реконфігуровних прискорювачів універсальних комп’ютерів // Науковий вісник Чернівецького університету, 2008. – С. 21–29. 3. Мельник А.О., Мельник В.А., Сарайрех Зіяд. Використання реконфігуровних прискорювачів для підвищення продуктивності персональних комп’ютерів // Науковий вісник Чернівецького ун-ту. Комп’ютерні системи та компоненти. – Чернівці: Нац. ун-т імені Юрія Федьковича, 2010. – Т.1. – Вип. 1. – С. 20–25. 4. [Електронний ресурс]. – Режим доступу: http://www.nvidia.ru/object/tesla_s1070_ru.html 5. John D. Owens, David Luebke, Naga Govindaraju, Mark Harris, Jens Krüger, Aaron E. Lefohn, Tim Purcell. “A Survey of General-Purpose Computation on Graphics Hardware”. Computer Graphics Forum, volume 26, number 1, 2007, pp. 80–113. 6. [Електронний ресурс]. – Режим доступу: http://developer.nvidia.com/ category/zone/cuda-zone 7. [Електронний ресурс]. – Режим доступу: http://www.top500.org. 8. [Електронний ресурс]. – Режим доступу: http://www.nvidia.com/docs/IO/43395/NV_DS_Tesla_ PSC_US_Mar09_LowRes.pdf 9. [Електронний ресурс]. – Режим доступу: http://www.cray.com/ Assets/PDF/products/cx1/CX1_brochure.pdf 10. [Електронний ресурс]. – Режим доступу: http://www.englobe-tec.com/wp-content/uploads/2010/05/CX1-Brochure.pdf 11. [Електронний ресурс]. – Режим доступу: http://www.sgi.com/pdfs/4177.pdf 12. Мельник А.О. Архітектура комп’ютера. – Луцьк. Волинська обласна друкарня, 2008. – 470 с. 13. [Електронний ресурс]. – Режим доступу: http://www.nsc.riken.jp/K/diary_eng.html. 14. X. Zhang, K. Parhi. “High-speed VLSI architectures for the AES algorithm”. IEEE Transactions on Very Large Scale Integration (VLSI) Systems, vol. 12, no. 9, pp. 957–967, 2004. 15. B. M. Baas, “A low-power high-performance 1024-point FFT processor,” IEEE Journal of Solid-State Circuits, vol. 34, pp. 380–387, March 1999. 16. K. Babionitakis, V. A. Chouliaras, K. Manolopoulos, K. Nakos, D. Reisis, N. Vlassopoulos. Fully Systolic FFT Architecture for Giga-sample Applications. Journal Of Signal Processing Systems. Volume 58, Number 3, 2010, pp. 281-299. 17. Sandeep Kumar, Christof Paar, Jan Pelzl, Gerd Pfeiffer, Manfred Schimmler, “COPACOBANA A Cost-Optimized Special-Purpose Hardware for Code-Breaking,” fccm, pp.311–312, 14th Annual IEEE Symposium on Field-Programmable Custom Computing Machines (FCCM'06), 2006. 18. Мельник А.О., Сало А.М., Клименко В., Цигилик Л., Юрчук А. ХАМЕЛЕОН – система високорівневого синтезу спеціалізованих процесорів // Наук.-техн. журн. Національного аерокосмічного університету ім. М.Є. Жуковського “Харківський авіаційний інститут”. – Харків, № 5, 2009, 189–195 с. 19. [Електронний ресурс]. – Режим доступу: www.celoxica.com 20. [Електронний ресурс]. – Режим доступу: www.impulsec.com 21. Мельник В., Сарайрех З. Самоконфігуровні апаратні прискорювачі обчислень в комп’ютерах // Вісник Нац. ун-ту “Львівська політехніка” “Комп’ютерні системи та мережі”. – Львів, 2011.