Організація мультимайстерного режиму для I2C-інтерфейсу мікроконтролерів AVR

2013;
: cc. 29 - 34
Authors: 

А. Павельчак1, В. Самотий1,2, Ю. Яцук1

1Національний університет «Львівська політехніка», кафедра комп’ютеризованих систем автоматики;
2Politechnika Krakowska, Katedra Automatyki i Technik Informacyjnych, Polska

Запропоновано структуру даних та механізми їхнього оброблення для забезпечення функціонування мультимайстерного режиму I2C-інтерфейсу мікроконтролерів AVR.

In this paper, the authors have proposed the data structure and mechanisms for their processing that ensure multi-master mode of I2C-interface of AVR microcontroller.

  1. UM10204. I2C-bus specification and user manual. – NXP Semiconductors. – 2012. – 64 p.
  2. ATmega32A. Datasheets – Atmel Corporation. – 353 p.
  3. PCF8583. Clock and calendar with 240×8-bit RAM. Datasheets – NXP Semiconductors. – 2010. – 37 p.
  4. AVR315: Using the TWI module as I2C master. Application Note – Atmel Corporation. – 14 p.